La bozza finale delle specifiche del bus PCIe 6.0 è stata proposta solo un mese fa e non è ancora stata approvata, e Cadence ha già segnalato l'inizio delle consegne di tutto il necessario per integrare il bus di nuova generazione nei controller e processori di tutti gli sviluppatori interessati. Questi non sono solo insiemi di circuiti (blocchi IP), ma anche un chip di prova per organizzare il layout e valutare le capacità tecniche dei prototipi. Resta da progettare e realizzare.
Il set di blocchi Cadence IP è ottimizzato per le fabbriche TSMC per il processo N5 a 5 nm. In un certo senso, questo delinea in anticipo la gamma di prodotti che richiedono un aumento multiplo della larghezza di banda del bus. Prima di tutto, questi sono i compiti dell'apprendimento automatico, dell'intelligenza artificiale e del supercalcolo. Processori, acceleratori, schede grafiche e SSD sono i primi dispositivi a migrare a PCIe 6.0. Con il set Cadence pronto all'uso, nulla ostacola l'adozione di massa di PCIe 6.0 a parte il tempo e la domanda. Ovviamente, il prossimo anno sarà il primo anno per i primi prodotti commerciali con il nuovo pneumatico.
Ricordiamo che rispetto al bus PCIe 5.0, la velocità di trasferimento dati sul bus PCIe 6.0 è raddoppiata a 64 GT/s (gigatransazioni al secondo) in entrambe le direzioni. La configurazione x16 raggiunge trasferimenti fino a 256 GB al secondo. L'aumento di velocità è stato favorito (tra l'altro) dal passaggio dalla trasmissione di una sequenza di impulsi senza ritorno a zero (NRZ, no-return-to-zero) ad uno schema di trasmissione con modulazione di ampiezza degli impulsi (PAM4). Cadence afferma di fornire interfacce abilitate per PAM4 dal 2019 ed è fiducioso che questi prodotti soddisferanno tutte le specifiche.
In realtà, il chip di test Cadence, incluso nel kit di sviluppo PCIe 6.0, è un trasmettitore PAM4 / NRZ dual-mode (NRZ per la retrocompatibilità con i precedenti standard PCIe), che garantisce integrità del segnale, simmetria e linearità ottimali con bassa distorsione, nonché un ricevitore in grado di sopportare significative interferenze di segnale e perdite di canale superiori a 35 dB a 64 Gbps. Per tali velocità, l'immunità al rumore e la capacità di recuperare i dati è la condizione più importante, senza la quale l'aumento del throughput è impossibile.
2021-11-05 16:38:20
Autore: Vitalii Babkin