O rascunho final das especificações do barramento PCIe 6.0 foi proposto há apenas um mês e ainda não foi aprovado, e a Cadence já informou sobre o início das entregas de tudo o que é necessário para integrar o barramento de nova geração em controladores e processadores de todos os desenvolvedores interessados. Não são apenas conjuntos de circuitos (blocos IP), mas também um chip de teste para organizar o layout e avaliar as capacidades técnicas dos protótipos. Resta projetar e implementar.
O conjunto de blocos Cadence IP é otimizado para fábricas TSMC para o processo 5nm N5. Em certo sentido, isso descreve com antecedência a gama de produtos que requerem um aumento múltiplo na largura de banda do barramento. Em primeiro lugar, essas são as tarefas de aprendizado de máquina, inteligência artificial e supercomputação. Processadores, aceleradores, placas gráficas e SSDs são os primeiros dispositivos a migrar para o PCIe 6.0. Com o conjunto Cadence pronto para uso, nada impede a adoção em massa do PCIe 6.0, exceto o tempo e a demanda. Obviamente, o próximo ano será o primeiro ano para os primeiros produtos comerciais com o novo pneu.
Lembre-se de que, em comparação com o barramento PCIe 5.0, a taxa de transferência de dados no barramento PCIe 6.0 dobrou para 64 GT / s (gigatransações por segundo) em ambas as direções. A configuração x16 atinge transferências de até 256 GB por segundo. O aumento da velocidade foi ajudado (entre outras coisas) pela transição da transmissão de uma sequência de pulsos sem retorno a zero (NRZ, sem retorno a zero) para um esquema de transmissão com modulação de amplitude de pulso (PAM4). A Cadence afirma que está enviando interfaces habilitadas para PAM4 desde 2019 e está confiante de que esses produtos atenderão a todas as especificações.
Na verdade, o chip de teste Cadence, que está incluído no kit de desenvolvimento PCIe 6.0, é um transmissor PAM4 / NRZ dual-mode (NRZ para compatibilidade com padrões anteriores PCIe), que é garantido para fornecer integridade de sinal ideal, simetria e linearidade com baixa distorção, bem como um receptor capaz de suportar interferência significativa de sinal e perda de canal superior a 35 dB a 64 Gbps. Para tais velocidades, a imunidade ao ruído e a capacidade de recuperar dados é a condição mais importante, sem a qual o aumento da taxa de transferência é impossível.
2021-11-05 16:38:20
Autor: Vitalii Babkin