Der endgültige Entwurf der PCIe 6.0-Busspezifikationen wurde erst vor einem Monat vorgeschlagen und noch nicht genehmigt, und Cadence hat bereits über den Beginn der Auslieferungen von allem berichtet, was notwendig ist, um die neue Busgeneration in Controller und Prozessoren aller interessierten Entwickler zu integrieren. Dies sind nicht nur Schaltungssätze (IP-Blöcke), sondern auch ein Testchip zur Organisation des Layouts und zur Bewertung der technischen Fähigkeiten von Prototypen. Es bleibt zu entwerfen und umzusetzen.
Das Cadence IP-Blockset ist für TSMC-Fabriken für den 5nm-N5-Prozess optimiert. In gewissem Sinne skizziert dies im Voraus die Produktpalette, die eine mehrfache Erhöhung der Busbandbreite erfordert. Dies sind in erster Linie die Aufgaben des maschinellen Lernens, der künstlichen Intelligenz und des Supercomputing. Prozessoren, Beschleuniger, Grafikkarten und SSDs sind die ersten Geräte, die auf PCIe 6.0 migrieren. Mit dem sofort einsatzbereiten Cadence-Set steht der Masseneinführung von PCIe 6.0 außer Zeit und Nachfrage nichts mehr im Wege. Natürlich wird nächstes Jahr das erste Jahr für die ersten kommerziellen Produkte mit dem neuen Reifen sein.
Denken Sie daran, dass sich die Datenübertragungsrate auf dem PCIe 6.0-Bus im Vergleich zum PCIe 5.0-Bus auf 64 GT / s (Gigatransaktionen pro Sekunde) in beide Richtungen verdoppelt hat. Die x16-Konfiguration erreicht Transfers von bis zu 256 GB pro Sekunde. Die Geschwindigkeitssteigerung wurde unter anderem durch den Übergang von der Übertragung einer Impulsfolge ohne Rückkehr auf Null (NRZ, no-return-to-zero) zu einem Übertragungsschema mit Pulsamplitudenmodulation (PAM4) unterstützt. Cadence liefert seit 2019 PAM4-fähige Schnittstellen und ist zuversichtlich, dass diese Produkte alle Spezifikationen erfüllen.
Tatsächlich handelt es sich bei dem im PCIe 6.0-Entwicklungskit enthaltenen Cadence-Testchip um einen Dual-Mode-PAM4 / NRZ-Sender (NRZ für Abwärtskompatibilität mit früheren PCIe-Standards), der garantiert optimale Signalintegrität, Symmetrie und Linearität bietet mit geringer Verzerrung sowie ein Empfänger, der erheblichen Signalstörungen und Kanalverlusten von mehr als 35 dB bei 64 Gbps standhält. Bei solchen Geschwindigkeiten ist die Störfestigkeit und die Fähigkeit zur Datenwiederherstellung die wichtigste Voraussetzung, ohne die eine Erhöhung des Durchsatzes unmöglich ist.
2021-11-05 16:38:20
Autor: Vitalii Babkin