Une fuite récente de la base de données de test synthétique Geekbench indique que les processeurs de serveur Zen 4 d'AMD obtiendront 1 Mo de cache L2 par cœur. Ceci est confirmé par des tests d'un échantillon d'ingénierie de l'un des processeurs de la série EPYC Genoa. Étant donné que les processeurs de bureau AMD Ryzen sont constitués des mêmes puces que les puces de serveur EPYC, le double du cache L2 est probablement également vrai pour les modèles Zen 4 Ryzen 7000.
La puce de la série Genoa ci-dessus avec le numéro OPN 100-000000479-13 a 32 cœurs physiques intégrés avec prise en charge de 64 threads virtuels et fonctionne à une fréquence de base de 1,2 GHz. Considérant qu'il s'agit d'un échantillon d'ingénierie très précoce, il est prudent de supposer que la version commerciale du processeur aura une fréquence beaucoup plus élevée.
Selon Geekbench, la puce testée possède un mégaoctet de cache L2 par cœur, soit deux fois plus que les processeurs EPYC des séries Naples, Rome et Milan. Dans le même temps, la quantité de cache L3 dans la nouvelle puce n'a pas changé par rapport à la même série de processeurs Milan et est de 32 Mo par chiplet (bloc CCX à huit cœurs). Mais comme les processeurs de la série Genoa pourront offrir jusqu'à 96 cœurs physiques, la quantité totale de cache L3 sera dans tous les cas supérieure à celle de leurs prédécesseurs. La seule exception sera les nouvelles puces EPYC Milan-X avec la technologie 3D V-Cache, qui triple la quantité de mémoire cache.
Il convient de rappeler que les processeurs EPYC 7004 (Genoa) seront fabriqués selon la technologie de procédé 5nm. Ce seront les premiers processeurs de serveur AMD à prendre en charge la RAM DDR5 ainsi que PCIe 5.0. Selon AMD, ces puces devraient être commercialisées cette année. Les partenaires de l'entreprise reçoivent déjà des échantillons à tester.
2022-03-28 14:51:10
Auteur: Vitalii Babkin