FPGA(Programmable Logic Circuitry) 가속기는 특수 ASIC과 GPU와 같은 보다 범용적인 칩 사이의 틈새를 차지합니다. 이 분야는 계속해서 활발하게 발전하고 있습니다. SC21 컨퍼런스에서 선도적인 FPGA 칩 개발자인 Xilinx는 가장 강력한 가속기인 $4,395 Alveo U55C를 공개했습니다.
특수 실리콘이 경제적이기는 하지만 유연성이 매우 낮고 NVIDIA A100과 같은 솔루션이 다목적성으로 인해 모든 면에서 효율적이지 않은 경우 FPGA는 높은 수준의 유연성을 제공하는 동시에 개발자가 충분히 경제적이고 에너지 효율적입니다. 데이터센터, 슈퍼컴퓨터, 클라우드 제공업체 등 다양한 업무에서 서비스를 제공하는 서비스 업체는 이들에 가장 많은 관심을 기울였습니다. 이러한 부문에서 Xilinx Alveo 시리즈 가속기는 매우 인기가 있지만 최근까지 모든 FPGA 이점에 대한 "보상"은 매우 높은 개발 복잡성이었습니다.
이번 SC21 컨퍼런스에서 회사는 Alveo 시리즈 중 가장 강력한 액셀러레이터인 Alveo U55C를 공개했습니다. TDP 제한이 150W인 더 짧은 전체 높이의 단일 슬롯 보드로, 개발자에게 130만 개 이상의 LUT, 260만 개 이상의 레지스터 및 9024개의 DSP와 460GB/s의 16GB HBM2 메모리를 제공할 수 있습니다. 대역폭. 호스트 시스템에 연결하기 위해 3.0 또는 4.0 모드에서 작동할 수 있지만 2개의 x8 인터페이스로 작동할 수 있는 PCIe x16 인터페이스가 사용됩니다. 네트워크 부분은 2개의 QSFP28 포트(100Gbps)로 표시됩니다.
새로운 가속기의 개발은 저수준 하드웨어 기술 언어에 대한 깊은 지식이 필요하지 않은 범용 소프트웨어 플랫폼 Xilinx Vitis를 기반으로 합니다. 새로움은 주로 데이터 센터 및 HPC 시장을 대상으로 하므로 예를 들어 RoCE 및 MPI에 대한 지원이 있습니다. Xilinx는 새로운 Alveo U55C 가속기가 최고의 가격 대비 성능을 제공하는 것은 컴퓨팅 워크로드라고 말합니다. 이미 언급했듯이 여기에는 상대적으로 낮은 수준의 전력 소비가 추가됩니다(일반적인 조건에서 115W).
Alveo U55C는 15Tbit/s 데이터 트래픽을 처리할 수 있는 420개의 가속기로 구동되는 Square Kilometer Array의 CSIRO 전파 천문학자들이 이미 사용하고 있습니다. 자동차 제조업체도 이 참신함에 관심이 있습니다. Ansys LS-DYNA의 충돌 시뮬레이션에 좋습니다. 그리고 분석 플랫폼 개발자인 TigerGraph는 Alveo U55C를 사용하여 요청 실행 속도를 높였습니다. 응답 시간은 몇 분(CPU에서)에서 밀리초(FPGA에서)로 단축되었습니다.
2021-11-16 16:38:46
작가: Vitalii Babkin